build: cleanup src/target directory
[openocd.git] / src / target / arm_dpm.h
index 06b548ecc1618a697ac908d4e436b8f49a1107b9..66b2b1dfe85accdcafcb6ec76821c3fdb6ed7e68 100644 (file)
  * registers are compatible.
  */
 
+struct dpm_bpwp {
+       unsigned number;
+       uint32_t address;
+       uint32_t control;
+       /* true if hardware state needs flushing */
+       bool dirty;
+};
+
+struct dpm_bp {
+       struct breakpoint *bp;
+       struct dpm_bpwp bpwp;
+};
+
+struct dpm_wp {
+       struct watchpoint *wp;
+       struct dpm_bpwp bpwp;
+};
+
 /**
  * This wraps an implementation of DPM primitives.  Each interface
  * provider supplies a structure like this, which is the glue between
@@ -61,6 +79,9 @@ struct arm_dpm {
        int (*instr_write_data_r0)(struct arm_dpm *,
                        uint32_t opcode, uint32_t data);
 
+       /** Optional core-specific operation invoked after CPSR writes. */
+       int (*instr_cpsr_sync)(struct arm_dpm *dpm);
+
        /* READ FROM CPU */
 
        /** Runs one instruction, reading data from dcc after execution. */
@@ -71,17 +92,75 @@ struct arm_dpm {
        int (*instr_read_data_r0)(struct arm_dpm *,
                        uint32_t opcode, uint32_t *data);
 
-       // FIXME -- add breakpoint support
-
-       // FIXME -- add watchpoint support (including context-sensitive ones)
-
-       // FIXME -- read/write DCSR methods and symbols
+       /* BREAKPOINT/WATCHPOINT SUPPORT */
+
+       /**
+        * Enables one breakpoint or watchpoint by writing to the
+        * hardware registers.  The specified breakpoint/watchpoint
+        * must currently be disabled.  Indices 0..15 are used for
+        * breakpoints; indices 16..31 are for watchpoints.
+        */
+       int (*bpwp_enable)(struct arm_dpm *, unsigned index_value,
+                       uint32_t addr, uint32_t control);
+
+       /**
+        * Disables one breakpoint or watchpoint by clearing its
+        * hardware control registers.  Indices are the same ones
+        * accepted by bpwp_enable().
+        */
+       int (*bpwp_disable)(struct arm_dpm *, unsigned index_value);
+
+       /* The breakpoint and watchpoint arrays are private to the
+        * DPM infrastructure.  There are nbp indices in the dbp
+        * array.  There are nwp indices in the dwp array.
+        */
+
+       unsigned nbp;
+       unsigned nwp;
+       struct dpm_bp *dbp;
+       struct dpm_wp *dwp;
+
+       /** Address of the instruction which triggered a watchpoint. */
+       uint32_t wp_pc;
+
+       /** Recent value of DSCR. */
+       uint32_t dscr;
+
+       /* FIXME -- read/write DCSR methods and symbols */
 };
 
 int arm_dpm_setup(struct arm_dpm *dpm);
-int arm_dpm_reinitialize(struct arm_dpm *dpm);
+int arm_dpm_initialize(struct arm_dpm *dpm);
 
 int arm_dpm_read_current_registers(struct arm_dpm *);
-int arm_dpm_write_dirty_registers(struct arm_dpm *);
+int dpm_modeswitch(struct arm_dpm *dpm, enum arm_mode mode);
+
+
+int arm_dpm_write_dirty_registers(struct arm_dpm *, bool bpwp);
+
+void arm_dpm_report_wfar(struct arm_dpm *, uint32_t wfar);
+
+/* Subset of DSCR bits; see ARMv7a arch spec section C10.3.1.
+ * Not all v7 bits are valid in v6.
+ */
+#define DSCR_CORE_HALTED       (1 << 0)
+#define DSCR_CORE_RESTARTED    (1 << 1)
+#define DSCR_INT_DIS           (1 << 11)
+#define DSCR_ITR_EN                    (1 << 13)
+#define DSCR_HALT_DBG_MODE     (1 << 14)
+#define DSCR_MON_DBG_MODE      (1 << 15)
+#define DSCR_INSTR_COMP                (1 << 24)
+#define DSCR_DTR_TX_FULL       (1 << 29)
+#define DSCR_DTR_RX_FULL       (1 << 30)
+
+#define DSCR_ENTRY(dscr)       (((dscr) >> 2) & 0xf)
+#define DSCR_RUN_MODE(dscr)    ((dscr) & (DSCR_CORE_HALTED | DSCR_CORE_RESTARTED))
+
+/* DRCR (debug run control register) bits */
+#define DRCR_HALT                              (1 << 0)
+#define DRCR_RESTART                   (1 << 1)
+#define DRCR_CLEAR_EXCEPTIONS  (1 << 2)
+
+void arm_dpm_report_dscr(struct arm_dpm *dpm, uint32_t dcsr);
 
 #endif /* __ARM_DPM_H */

Linking to existing account procedure

If you already have an account and want to add another login method you MUST first sign in with your existing account and then change URL to read https://review.openocd.org/login/?link to get to this page again but this time it'll work for linking. Thank you.

SSH host keys fingerprints

1024 SHA256:YKx8b7u5ZWdcbp7/4AeXNaqElP49m6QrwfXaqQGJAOk gerrit-code-review@openocd.zylin.com (DSA)
384 SHA256:jHIbSQa4REvwCFG4cq5LBlBLxmxSqelQPem/EXIrxjk gerrit-code-review@openocd.org (ECDSA)
521 SHA256:UAOPYkU9Fjtcao0Ul/Rrlnj/OsQvt+pgdYSZ4jOYdgs gerrit-code-review@openocd.org (ECDSA)
256 SHA256:A13M5QlnozFOvTllybRZH6vm7iSt0XLxbA48yfc2yfY gerrit-code-review@openocd.org (ECDSA)
256 SHA256:spYMBqEYoAOtK7yZBrcwE8ZpYt6b68Cfh9yEVetvbXg gerrit-code-review@openocd.org (ED25519)
+--[ED25519 256]--+
|=..              |
|+o..   .         |
|*.o   . .        |
|+B . . .         |
|Bo. = o S        |
|Oo.+ + =         |
|oB=.* = . o      |
| =+=.+   + E     |
|. .=o   . o      |
+----[SHA256]-----+
2048 SHA256:0Onrb7/PHjpo6iVZ7xQX2riKN83FJ3KGU0TvI0TaFG4 gerrit-code-review@openocd.zylin.com (RSA)