369137ed94574a472c2ea37ea88bac088eb181ab
[openocd.git] / tcl / target / adsp-sc58x.cfg
1 # Analog Devices ADSP-SC58x (ARM Cortex-A5 plus one or two SHARC+ DSPs)
2
3 # evaluation boards by Analog Devices (and designs derived from them) use a non-standard 10-pin 0.05" ARM Cortex Debug Connector
4 # pin 9 (GND or GNDDetect) has been usurped with JTAG /TRST
5 # as a result, a standards-compliant debug pod will only force the processor's debug interface into reset, preventing usage
6 # so, a connector adapter must be employed on these boards to isolate or otherwise prevent /TRST from being asserted
7
8 transport select swd
9 source [find target/swj-dp.tcl]
10
11 if { [info exists CHIPNAME] } {
12         set _CHIPNAME $CHIPNAME
13 } else {
14         set _CHIPNAME ADSP-SC58x
15 }
16
17 if { [info exists ENDIAN] } {
18         set _ENDIAN $ENDIAN
19 } else {
20         set _ENDIAN little
21 }
22
23 if { [info exists CPUTAPID] } {
24         set _CPUTAPID $CPUTAPID
25 } else {
26         set _CPUTAPID 0x3BA02477
27 }
28
29 swj_newdap $_CHIPNAME cpu -expected-id $_CPUTAPID
30
31 set _TARGETNAME $_CHIPNAME.cpu
32 target create $_TARGETNAME cortex_a -endian $_ENDIAN -chain-position $_TARGETNAME
33
34 $_TARGETNAME configure -event examine-end {
35    global _TARGETNAME
36    sc58x_enabledebug $_TARGETNAME
37 }
38
39 proc sc58x_enabledebug {target} {
40    # Enable debugging functionality by setting relevant bits in the TAPC_DBGCTL register
41    # the "phys" option is critical; the OpenOCD Cortex-A target code prevents normal mww when the target is not halted
42    # however, it is not possible to halt the target unless these register bits have been set
43    $target mww phys 0x31131000 0xFFFF
44 }
45