3d68c4bfbafe657d5453fbb8edb0bf2c58001a83
[openocd.git] / tcl / target / stm32f3x.cfg
1 # script for stm32f3x family
2
3 #
4 # stm32 devices support both JTAG and SWD transports.
5 #
6 source [find target/swj-dp.tcl]
7
8 if { [info exists CHIPNAME] } {
9    set _CHIPNAME $CHIPNAME
10 } else {
11    set _CHIPNAME stm32f3x
12 }
13
14 if { [info exists ENDIAN] } {
15    set _ENDIAN $ENDIAN
16 } else {
17    set _ENDIAN little
18 }
19
20 # Work-area is a space in RAM used for flash programming
21 # By default use 16kB
22 if { [info exists WORKAREASIZE] } {
23    set _WORKAREASIZE $WORKAREASIZE
24 } else {
25    set _WORKAREASIZE 0x4000
26 }
27
28 # JTAG speed should be <= F_CPU/6. F_CPU after reset is 8MHz, so use F_JTAG = 1MHz
29 #
30 # Since we may be running of an RC oscilator, we crank down the speed a
31 # bit more to be on the safe side. Perhaps superstition, but if are
32 # running off a crystal, we can run closer to the limit. Note
33 # that there can be a pretty wide band where things are more or less stable.
34 adapter_khz 1000
35
36 adapter_nsrst_delay 100
37 if {$using_jtag} {
38  jtag_ntrst_delay 100
39 }
40
41 #jtag scan chain
42 if { [info exists CPUTAPID] } {
43    set _CPUTAPID $CPUTAPID
44 } else {
45   # See STM Document RM0316
46   # Section 29.6.3 - corresponds to Cortex-M4 r0p1
47    set _CPUTAPID 0x4ba00477
48 }
49
50 swj_newdap $_CHIPNAME cpu -irlen 4 -ircapture 0x1 -irmask 0xf -expected-id $_CPUTAPID
51
52 if { [info exists BSTAPID] } {
53    set _BSTAPID $BSTAPID
54 } else {
55   # STM Document RM0316 rev 2 Section 30.6.2 says 0x06432041
56   # but STM32F303VCT6 rev Y has 0x06422041
57   set _BSTAPID1 0x06422041
58   set _BSTAPID2 0x06432041
59 }
60
61 if {$using_jtag} {
62  jtag newtap $_CHIPNAME bs -irlen 5 -expected-id $_BSTAPID1 -expected-id $_BSTAPID2
63 }
64
65 set _TARGETNAME $_CHIPNAME.cpu
66 target create $_TARGETNAME cortex_m -endian $_ENDIAN -chain-position $_TARGETNAME
67
68 $_TARGETNAME configure -work-area-phys 0x20000000 -work-area-size $_WORKAREASIZE -work-area-backup 0
69
70 set _FLASHNAME $_CHIPNAME.flash
71 flash bank $_FLASHNAME stm32f1x 0 0 0 0 $_TARGETNAME
72
73 # if srst is not fitted use SYSRESETREQ to
74 # perform a soft reset
75 cortex_m reset_config sysresetreq